Haben Sie
schon mal überlegt, wieviel Geld Sie durch ein kleineres FPGA
sparen können? |
 |
Beim Implementierungsschritt kann es bei sehr schnellen Designs oder
hoher Bausteinausnutzung zu Timing-Problemen in der automatischen
Plazierung und Verdrahtung kommen.
Know-How im Umgang mit dem Floorplanner oder dem FPGA-Editor
kann an dieser Stelle von großem Vorteil sein. |
|
 |
|
 |
XCV1000 mit 98% LUT Auslastung |
XCV1000 mit High Fanout Netzen |
|